品质协会(www.PinZhi.org)

 找回密码
 加入协会

QQ登录

只需一步,快速开始

高温高湿等老化测试设备 UV紫外线老化测试设备 盐雾测试设备 拉力测试仪 MFR熔融指数测试仪 IP防尘防水测试仪器 GB∕T 2423全套标准
查看: 9374|回复: 14

DFT是什么意思?可测性设计(Design for Test),测性技术和方法

[复制链接]

945

主题

1092

回帖

28

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
137744
品质币
135147
职位
1
发表于 2017-8-6 20:55:10 | 显示全部楼层 |阅读模式
DFT是什么意思DFT,全称是 Design for Test,可测性设计,通过在芯片原始设计中插入各种用于提高芯片可测试性(包括可控制性和可观测性)的硬件逻辑,从而使芯片变得容易测试,大幅度节省芯片测试的成本

DFT的原因和目的:随着电子电路集成度的提高,电路愈加复杂,要完成一个电路的测试所需要的人力和时间也变得非常巨大。为了节省测试时间,除了采用先进的测试方法外,另外一个方法就是提高设计本身的可测试性。其中,可测试性包括两个方面:一个是可控制性,即为了能够检测出目的故障(fault)或缺陷(defect),可否方便的施加测试向量;另外一个是可观测性,指的是对电路系统的测试结果是否容易被观测到。

在测试过程中,经常会用到AOI、ICT/MDA、FVT/FCT测试. http://www.pinzhi.org/forum.php?mod=viewthread&tid=856

三种常见的可测性技术(Design for Test)

扫描路径设计(Scan Design)

扫描路径法是一种针对时序电路芯片的DFT方案.其基本原理是时序电路可以模型化为一个组合电路网络和带触发器(Flip-Flop,简称FF)的时序电路网络的反馈。

内建自测试(BIST)

内建自测试(BIST)设计技术通过在芯片的设计中加入一些额外的自测试电路,测试时只需要从外部施加必要的控制信号,通过运行内建的自测试硬件和软件,检查被测电路的缺陷或故障。和扫描设计不同的是,内建自测试的测试向量一般是内部生成的,而不是外部输入的。内建自测试可以简化测试步骤,而且无需昂贵的测试仪器设备(如ATE设备),但它增加了芯片设计的复杂性。

边界扫描测试(Boundary Scan Test)

为了对电路板级的逻辑和连接进行测试,工业界和学术界提出了一种边界扫描的设计,边界扫描主要是指对芯片管脚与核心逻辑之间的连接进行扫描。数字信号处理DFT(Discrete Fourier Transform) x(n)经过截断后[根据谱分辨率要求截断多长],为有限长的序列,DFT的结果是有限长的,正好是对该有限长序列连续谱[DTFT]的在0~2pi上的等间隔采样,适合于计算机处理;而DFT又有FFT快速傅里叶变换算法,因此在各领域中得以广泛应用。当然截断带来截断效应。

1. 问答、交流探讨的帖子,回帖时,请不要发纯表情等无价值回帖,无意义,太多了影响用户体验,经常这样账号会被扣分甚至禁号的;
2. 品质协会是个学习、交流分享的平台,所有资料和内容归作者和版权方所有,需要正版标准、资料的请去相关的官方网站等平台购买。

1

主题

5

回帖

0

精华

品质协会中级会员

Rank: 3Rank: 3

积分
545
品质币
539
职位
8
发表于 2021-1-21 16:38:42 | 显示全部楼层
有没有手机产品的可测试性需求文档参考一下
您需要登录后才可以回帖 登录 | 加入协会

本版积分规则

《品质协会规则》|品质币|手机版|品质B2B|联系我们|注册加入协会|品质协会(www.PinZhi.org) |网站地图

GMT+8, 2024-12-24 10:16 , Processed in 0.043788 second(s), 5 queries , Gzip On, Redis On.

Powered by 品质协会 © 2010-2024

品质人,让生活和环境变得更美好!!!

快速回复 返回顶部 返回列表